新書推薦:
《
重写晚明史(全5册 精装)
》
售價:NT$
3560.0
《
汉末晋初之际政治研究
》
售價:NT$
602.0
《
强者破局:资治通鉴成事之道
》
售價:NT$
367.0
《
鸣沙丛书·鼎革:南北议和与清帝退位
》
售價:NT$
551.0
《
从康德到黑格尔的发展:兼论宗教哲学(英国观念论名著译丛)
》
售價:NT$
275.0
《
突破不可能:用特工思维提升领导力
》
售價:NT$
352.0
《
王阳明大传:知行合一的心学智慧(精装典藏版)
》
售價:NT$
1010.0
《
失衡与重塑——百年变局下的中国与世界经济
》
售價:NT$
602.0
|
內容簡介: |
传统的数字电路实验教学通常采用以74系列芯片为载体的实验箱,随着EDA技术的快速发展,这种模式已经严重脱离业界实际。基于FPGA芯片,使用原理图或VHDL/Verilog HDL实现数字电路的各种功能更符合新时代对人才培养的要求。本书选用Xilinx公司的FPGA芯片及ISE 14.7开发环境,以深圳市乐育科技有限公司出品的LY-SPTN6M型FPGA高级开发系统为硬件平台。全书共安排14个实验,包括:集成逻辑门电路功能测试、基于原理图/HDL的简易数字系统设计、编码器设计、译码器设计、加法器设计、比较器设计、数据选择器设计、触发器设计、同步/异步时序逻辑电路分析与设计、计数器设计、移位寄存器设计、数/模转换和模/数转换。本书配有丰富的资料包,包括FPGA例程资料、硬件资料、软件资料、PPT和视频等。这些资料会持续更新,下载链接可通过微信公众号“卓越工程师培养系列”获取。本书既可以作为高等院校相关专业的入门教材,又可以作为FPGA开发及相关行业工程技术人员的入门培训用书。
|
關於作者: |
段磊,副教授,毕业于东南大学生物医学工程专业,2004年至南京医科大学工作,先后担任生物医学工程系教学秘书、党支部书记、学系副主任等职务,2019年至今任南京医科大学生物医学工程与信息学院副院长。江苏省生物医学工程学会教育与科普专委会副主任委员,江苏省卫生健康标准专业委员会委员,江苏省高等学校医药教育研究会理事,生物医学工程实践教学联盟理事。指导本科生先后获江苏省本科毕业设计优秀团队奖4次,获江苏省大学生创新训练计划重点项目立项3项,获全国大学生电子设计竞赛江苏赛区一、二等奖10余项;获江苏省教学成果二等奖(2013年,排名第2),获南京医科大学教学突出贡献奖(2016年,排名第2),获南京医科大学青年奖教金(2014)和扬子江奖教金(2017)。
|
目錄:
|
第1章 数字电路的开发平台和工具11.1 FPGA基础概念11.1.1 什么是FPGA11.1.2 FPGA与ASIC之间的关系21.1.3 FPGA、CPU与DSP之间的关系21.1.4 VHDL与Verilog HDL31.1.5 Xilinx与Altera41.2 FPGA开发流程51.3 XC6SLX16芯片介绍61.3.1 Spartan-6系列介绍61.3.2 XC6SLX16-2CSG324C芯片介绍61.3.3 FPGA速度等级71.3.4 FPGA可用I/O数量71.3.5 FPGA逻辑单元71.3.6 Spartan-6系列FPGA配置71.4 FPGA开发工具安装和配置81.4.1 ISE81.4.2 安装ISE 14.781.4.3 Synplify121.4.4 安装Synplify131.4.5 安装Xilinx USB Cable驱动程序151.5 Verilog HDL语法基础161.5.1 Verilog模块161.5.2 端口定义和I/O说明171.5.3 参数定义171.5.4 信号定义181.5.5 assign语句191.5.6 initial语句191.5.7 always语句191.5.8 if...else语句201.5.9 case语句211.5.10 运算符211.6 FPGA高级开发系统简介241.6.1 拨动开关电路241.6.2 LED电路251.6.3 独立按键电路261.6.4 七段数码管电路261.6.5 D/A转换电路301.6.6 A/D转换电路341.7 基于FPGA高级开发系统可开展的部分实验381.8 本书配套的资料包38第2章 集成逻辑门电路功能测试40第3章 基于原理图的简易数字系统设计44第4章 基于HDL的简易数字系统设计77第5章 编码器设计84第6章 译码器设计95第7章 加法器设计102第8章 比较器设计109第9章 数据选择器设计116第10章 触发器设计123第11章 同步时序逻辑电路分析与设计143第12章 异步时序逻辑电路分析与设计154第13章 计数器设计165第14章 移位寄存器设计181第15章 数/模转换和模/数转换189附录A 数字电路FPGA设计常用引脚分配199附录B 《Verilog HDL程序设计规范(LY-STD010—2019)》简介201参考文献208
|
|