新書推薦:
《
启微·狂骉年代:西洋赛马在中国
》
售價:NT$
357.0
《
有趣的中国古建筑
》
售價:NT$
305.0
《
十一年夏至
》
售價:NT$
347.0
《
如何打造成功的商业赛事
》
售價:NT$
407.0
《
万千教育学前·透视学前儿童的发展:解析幼儿教师常问的那些问题
》
售價:NT$
265.0
《
慈悲与玫瑰
》
售價:NT$
398.0
《
启蒙的辩证:哲学的片简(法兰克福学派哲学经典,批判理论重要文本)
》
售價:NT$
347.0
《
心跳重置
》
售價:NT$
269.0
|
內容簡介: |
本书结合十二五普通高等教育本科国家级规划教材《Verilog HDL 数字集成电路设计原理与应用第二版》蔡觉平等,西安电子科技大学出版社,2016,以习题和实验例程的方式,对采用Verilog HDL的数字集成电路和FPGA设计方法进行了介绍,同时对教材中的课后习题也一一给予了解答。书中实验例程多,可综合和测试针对性强,且大部分内容来源于工程案例,通过对理论教学的归纳和总结,进一步加强了设计的可参考性,因此,本书主要用于Verilog HDL数字集成电路的实验教学中。
本书可作为研究生和本科生的实验教材,也可作为数字集成电路设计工程师的参考书。
|
目錄:
|
第1章 Verilog HDL数字集成电路设计方法概述 1
1.1 数字集成电路的发展和设计方法的演变 1
1.2 硬件描述语言 1
1.3 Verilog HDL的发展和国际标准 2
1.4 Verilog HDL和VHDL 2
1.5 Verilog HDL在数字集成电路设计中的优点 3
1.6 功能模块的可重用性 3
1.7 IP核和知识产权保护 4
1.8 Verilog HDL在数字集成电路设计流程中的作用 4
教材思考题和习题解答 4
第2章 Verilog HDL基础知识 7
2.1 Verilog HDL的语言要素 7
2.2 数据类型 8
2.3 运算符 8
2.4 模块 13
教材思考题和习题解答 14
第3章 Verilog HDL程序设计语句和描述方式 16
3.1 数据流建模 16
3.2 行为级建模 21
3.3 结构化建模 30
教材思考题和习题解答 37
第4章 Verilog HDL数字逻辑电路设计方法 43
4.1 Verilog HDL的设计思想和可综合特性 43
4.2 组合电路的设计 50
4.2.1 数字加法器 50
4.2.2 数据比较器 50
4.2.3 数据选择器 53
4.2.4 数字编码器 54
4.2.5 数字译码器 56
4.2.6 奇偶校验器 59
*4.2.7 其它类型的组合电路 59
4.3 时序电路的设计 62
4.3.1 触发器 62
4.3.2 计数器 64
4.3.3 移位寄存器 72
4.3.4 序列信号发生器 74
*4.3.5 分频器 77
4.4 有限同步状态机 80
教材思考题和习题解答 89
第5章 仿真验证与Testbench编写 97
5.1 Verilog HDL电路仿真和验证概述 97
5.2 Verilog HDL测试程序设计基础 98
5.2.1 组合逻辑电路仿真环境 98
5.2.2 时序逻辑电路仿真环境 103
5.3 与仿真相关的系统任务 106
5.3.1 $display和$write 106
5.3.2 $monitor和$strobe 107
5.3.3 $time和 $realtime 109
5.3.4 $finish和 $stop 110
5.3.5 $readmemh和$readmemb 111
5.3.6 $random 112
5.4 信号时间赋值语句 114
5.4.1 时间延迟的描述形式 114
5.4.2 边沿触发事件控制 118
5.4.3 电平敏感事件控制 119
5.5 任务和函数 120
5.5.1 任务task 120
5.5.2 函数function 122
5.5.3 任务与函数的区别 123
5.6 典型测试向量的设计 126
5.6.1 变量初始化 126
5.6.2 数据信号测试向量的产生 126
5.6.3 时钟信号测试向量的产生 127
5.6.4 总线信号测试向量的产生 129
5.7 用户自定义元件模型 132
5.7.1 组合电路UDP元件 132
5.7.2 时序电路UDP元件 133
5.8 基本门级元件和模块的延时建模 134
5.8.1 门级延时建模 134
5.8.2 模块延时建模 135
5.8.3 与时序检查相关的系统任务 137
5.9 编译预处理语句 141
5.10 Verilog HDL测试方法简介 141
教材思考题和习题解答 141
第6章 Verilog HDL高级程序设计举例 151
6.1 Verilog HDL典型电路设计 151
6.1.1 向量乘法器 151
6.1.2 除法器 152
6.1.3 相关器 155
6.1.4 键盘扫描程序 155
6.1.5 查找表矩阵运算 157
6.1.6 巴克码相关器设计 158
6.1.7 数字频率计 161
6.1.8 简易微处理器的设计 166
*6.2 FPGA与DSP外部拓展接口XINTF通信举例 168
*6.3 FPGA从ADC采集数据举例 181
*6.4 FPGA最大功耗测试 190
教材思考题和习题解答 191
第7章 仿真测试工具和综合工具 219
教材思考题和习题解答 246
附录 模拟试题 252
模拟试题一 252
模拟试题二 254
模拟试题三 257
模拟试题四 260
参考文献 262
|
內容試閱:
|
本书与十二五普通高等教育本科国家级规划教材《Verilog HDL 数字集成电路设计原理与应用第二版》蔡觉平,西安电子科技大学出版社,2016相配套,主要用于Verilog HDL的上机实验,是相关课程理论教学的补充。本书通过对比性例程,对Verilog HDL基本语法和设计规则进行了详细的分析,给出了大量数字集成电路基本电路的设计例程和一些具有典型特点的中小规模数字集成电路实例,有助于读者对Verilog HDL的学习。
此外,为了扩大设计的可参考性,在配套教材的基础上,增加了一些相关的例程以 *标示的内容,以提高读者灵活运用该语言的能力。
十分感谢对于本书的出版作出贡献的老师和学生们。感谢湘潭大学黄嵩人教授、西安交通大学张鸿教授、北京工业大学侯立刚教授、西北工业大学张盛兵教授对本书提出的建设性意见;感谢马原、徐维佳、宋喆喆、同亚娜和温凯林等同学在集成电路设计流程过程、代码质量评估等方面大量的实际工作;感谢课题组其他同学对于本书出版所作出的努力。
本书共分7章,由蔡觉平统稿,冯必先完成了第1~4章的内容和程序验证,翁静纯完成了第5~7章的内容和程序验证,国际留学生阮文长和王科完成了部分程序的验证工作。
希望本书的出版,能为致力于集成电路设计的同学和工程师提供帮助。
编著者
2016年4月
|
|