登入帳戶  | 訂單查詢  | 購物車/收銀台(0) | 在線留言板  | 付款方式  | 聯絡我們  | 運費計算  | 幫助中心 |  加入書簽
會員登入   新用戶註冊
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2024年度TOP分類閱讀雜誌 香港/國際用戶
最新/最熱/最齊全的簡體書網 品種:超過100萬種書,正品正价,放心網購,悭钱省心 送貨:速遞 / 物流,時效:出貨後2-4日

2025年01月出版新書

2024年12月出版新書

2024年11月出版新書

2024年10月出版新書

2024年09月出版新書

2024年08月出版新書

2024年07月出版新書

2024年06月出版新書

2024年05月出版新書

2024年04月出版新書

2024年03月出版新書

2024年02月出版新書

2024年01月出版新書

2023年12月出版新書

『簡體書』现代数字电子技术及Verilog设计(21世纪高等学校规划教材·电子信息)

書城自編碼: 2401129
分類: 簡體書→大陸圖書→教材研究生/本科/专科教材
作者: 张春晶,张海宁 等编著
國際書號(ISBN): 9787302333685
出版社: 清华大学出版社
出版日期: 2014-06-01

頁數/字數: 286/458000
書度/開本: 大32开

售價:NT$ 356

我要買

share:

** 我創建的書架 **
未登入.



內容簡介:
张春晶、张海宁、李冰编著的《现代数字电子技术及Verilog设计》利用现代EDA技术设计数字系统,从教学和实际应用的角度出发,介绍数字电路基础知识、数字电路的分析方法、设计方法,着重说明采用
Verilog
HDL实现方式。本书主要内容包括数字逻辑基础、组合电路、时序电路、脉冲产生与变换电路、数字集成电路、QuartusⅡ软件简介、Verilog基本语法、可编程逻辑器件、Verilog
HDL数字设计实例等,并将Verilog HDL的介绍渗透于各个章节。
本书内容精练、结构严谨、实用性强,既可以作为高等院校通信与电子类专业本科生的教材,也可作为从事电子系统设计和开发的工程技术人员的应用参考书。
目錄
第1章 数字逻辑基础
1.1 数字电路和数字系统
1.1.1 数字信号
1.1.2 数字电路
1.1.3 数字系统
1.2 数制和码制
1.2.1 数制
1.2.2 数制转换
1.2.3 码制
1.2.4 二进制数运算
1.3 逻辑代数
1.3.1 逻辑运算
1.3.2 逻辑函数
1.3.3 逻辑代数的标准形式
1.4 逻辑函数的化简
1.4.1 公式法化简
1.4.2 卡诺图化简
1.4.3 具有无关项的逻辑函数及其化简
1.5 本章小结
1.6 思考与练习
第2章 QuartusⅡ软件和Verilog语言
2.1 Quartus Ⅱ软件简介
2.1.1 Quartus Ⅱ原理图编辑
2.1.2 Verilog HDL语言编辑
2.1.3 波形仿真
2.1.4 引脚分配
2.1.5 下载测试
2.2 硬件描述语言Verilog
2.2.1 Verilog基本结构
2.2.2 Verilog语法知识
2.2.3 运算符
2.2.4 语句
2.3 本章小结
2.4 思考与练习
第3章 组合逻辑电路
3.1 组合逻辑电路概述
3.1.1 组合逻辑电路的分析
3.1.2 组合逻辑电路的设计
3.1.3 Verilog HDL描述
3.2 编码器
3.2.1 编码器的定义与工作原理
3.2.2 编码器的应用
3.2.3 Verilog HDL描述
3.3 译码器
3.3.1 译码器的工作原理
3.3.2 二进制译码器的应用
3.3.3 Verilog HDL描述
3.4 数据选择器
3.4.1 数据选择器的工作原理
3.4.2 数据选择器的应用
3.4.3 Verilog HDL描述
3.5 数据分配器
3.5.1 数据分配器的工作原理
3.5.2 Verilog HDL描述
3.6 数值比较器
3.6.1 数值比较器的工作原理
3.6.2 Verilog HDL描述
3.7 组合逻辑电路的竞争和冒险
3.7.1 产生竞争冒险的原因
3.7.2 冒险的分类
3.7.3 判别冒险
3.7.4 消去竞争冒险的方法
3.8 本章小结
3.9 思考与练习
第4章 时序逻辑电路基本原理
4.1 概述
4.1.1 时序逻辑电路的结构特点
4.1.2 时序逻辑电路的分类
4.2 触发器
4.2.1 RS触发器
4.2.2 JK触发器
4.2.3 D触发器
4.2.4 T触发器
4.2.5 触发器之间的转换
4.2.6 锁存器
4.3 时序逻辑电路的分析
4.3.1 同步时序逻辑电路分析
4.3.2 异步时序逻辑电路分析
4.4 本章小结
4.5 思考与练习
第5章 时序逻辑电路设计
5.1 概述
5.2 同步时序逻辑电路的设计
5.2.1 设计方法与步骤
5.2.2 设计举例
5.3 异步时序逻辑电路的设计
5.3.1 设计方法与步骤
5.3.2 设计举例
5.4 Verilog HDL描述时序逻辑电路
5.4.1 有限状态机
5.4.2 有限状态机的Verilog HDL描述
5.4.3 Verilog HDL时序电路设计
5.5 本章小结
5.6 思考与练习
第6章 常用逻辑电路
6.1 算术运算电路
6.1.1 加法器
6.1.2 减法器
6.1.3 乘法器
6.2 寄存器
6.2.1 基本寄存器
6.2.2 移位寄存器
6.2.3 用Verilog HDL描述寄存器
6.3 计数器
6.3.1 同步计数器
6.3.2 异步计数器
6.3.3 任意进制计数器的实现
6.3.4 用Verilog HDL描述计数器
6.4 本章小结
6.5 思考与练习
第7章 脉冲信号的产生与整形
7.1 单稳态触发器
7.1.1 门电路构成的单稳态触发器
7.1.2 集成单稳态触发器
7.1.3 单稳态触发器的应用
7.2 多谐振荡器
7.2.1 门电路组成的多谐振荡器
7.2.2 石英晶体多谐振荡器
7.2.3 多谐振荡器的应用
7.3 施密特触发器
7.3.1 门电路构成的施密特触发器
7.3.2 集成施密特触发器
7.3.3 施密特触发器的应用
7.4 555定时器
7.4.1 555定时器的电路结构与功能
7.4.2 用555定时器构成单稳态触发电路
7.4.3 用555定时器构成多谐振荡器
7.4.4 用555定时器构成施密特触发器
7.5 本章小结
7.6 思考与练习
第8章 可编程逻辑器件
8.1 PLD器件概述
8.1.1 PLD的发展历程
8.1.2 PLD的基本结构
8.2 存储器
8.2.1 随机存储器
8.2.2 只读存储器
8.3 低密度可编程逻辑器件
8.4 高密度可编程逻辑器件
8.4.1 复杂可编程逻辑器件CPLD
8.4.2 现场可编程门阵列FPGA
8.4.3 CPLD和FPGA特点比较
8.5 本章小结
8.6 思考与练习
第9章 数字系统设计
9.1 概述
9.2 数字系统设计的方法和流程
9.2.1 数字系统设计方法
9.2.2 数字系统设计流程
9.3 数字系统设计实例
9.3.1 数字钟
9.3.2 数字频率计
9.4 本章小结
9.5 思考与练习
附录A 集成逻辑门电路的内部结构简介
A.1 半导体器件的开关特性
A.1.1 二极管的开关特性
A.1.2 三极管的开关特性
A.1.3 MOS管的开关特性
A.2 分立元件门电路
A.2.1 二极管与门
A.2.2 二极管或门
A.2.3 三极管非门
A.2.4 二极管三极管组成的与非门
A.2.5 二极管三极管或非门
A.3 TTL集成门电路
A.3.1 TTL与非门
A.3.2 其他TTL集成门电路
A.4 CMOS集成门电路
A.4.1 CMOS反向器
A.4.2 CMOS与非门
A.4.3 CMOS或非门
A.5 集成门电路的性能参数和使用
A.5.1 数字集成电路的性能参数
A.5.2 数字集成门电路的使用
附录B 常用数字集成电路的符号图、命名方法及索引
B.1 常用数字集成电路的符号图
B.2 数字集成电路的型号命名方法
B.3 常用标准集成电路器件索引
参考文献

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 台灣用户 | 香港/海外用户
megBook.com.tw
Copyright (C) 2013 - 2025 (香港)大書城有限公司 All Rights Reserved.